为便于供应商及时了解政府采购信息,根据《财政部关于开展政府采购意向公开工作的通知》(财库〔2020〕10号)等有关规定,现将电子科技大学2025年5月政府采购意向公开如下:
信号处理机系统 | |
项目所在采购意向: | 电子科技大学2025年5月政府采购意向 |
采购单位: | 电子科技大学 |
采购项目名称: | 信号处理机系统 |
预算金额: | 155.000000万元(人民币) |
采购品目: |
A02070499其他雷达配套设备
|
采购需求概况 : |
拟采购信号处理机系统,技术指标如下:具有中频信号接收和产生功能";具有对外调试串口、网口和JTAG下载口";具有对外通信数据接口"5.具有自检功能ADC射频输入指标";接收通道数:8路;ADC采样率4.096Gbps (通过驱动程序可自由配置);输入中频信号频率范围:中心频点300MHz,带宽≥150MHz;输入中频信号不溢出最大幅度:+8dBm±0.5dBm 5) SNR:≧45dB;通道0~7之间要求相位同步;8通道采样幅值一致性误差不超过1.0dB;带内杂散抑制大于45dBc;通道间隔离度大于40dBc;通带平坦度不大于±1.0dB;DAC射频输出指标:1) 输出通道数:8路;2) DAC采样率6.5Gbps (通过驱动程序可自由配置) 3) 输出中频信号频率范围:中心频点300MHz,瞬时带宽≥150MHz;4) 输出中频信号频率稳定度:≤0.5ppm;输出中频信号幅度:0~5dBm;通道0~7之间要求相位同步;8通道输出幅值一致性不超过1.0 dB;通道间隔离度大于+40dBc;通带平坦度不大于±1.0dB;10) DAC SFDR: 不小于55dBc;100M同步时钟允许输入要求: 频率:100MHz±50Hz;功率:(10±2)dBm;输入波形:正弦连续波;杂散抑制:≥70dBc;谐波抑制:≥40dBc;相位噪声:优于-155dBc/Hz@6kHz;端口阻抗:50Ω等。质量保障:完成软件硬件部署要求,配合系统完成功能联调;需提供3年7x24小时保修服务,2小时到达现场服务。
|
预计采购时间: | 2025-05 |
备注: |
|